tech&fest 2025

STAGE: EVALUATION DE L'ARCHITECTURE CIRCUIT DE LECTURE POUR IMAGERIE IR DANS UN NOEUD TECHNOLOGIQUE CMOS

Description

Description entreprise LYNRED est leader mondial en matière de conception et de production de technologies infrarouges de haute qualité pour applications spatiales, de défense et commerciales. Leur vaste portefeuille de détecteurs infrarouges couvre l'ensemble du spectre depuis le proche infrarouge jusqu'à l'infrarouge lointain. Les produits du Groupe sont intégrés dans les équipements infrarouges commerciaux de grandes marques vendues en Europe, en Asie et en Amérique du Nord. Le Groupe est le premier fabricant européen de détecteurs infrarouges déployés dans l'espace. Safran et Thales sont actionnaires à parts égales (50/50). En quoi consiste le poste ? Au sein de la Direction Technique, vous rejoindrez l’équipe ROICBOLO (ReadOut Integrated Circuit Bolometer), équipe de 9 personnes chargée de la conception des circuits de lecture CMOS non refroidis pour l’imagerie infrarouge bas coût et grand volume. Dans l’objectif d’aller chercher des résolutions d’image de plus en plus importante, la technologie µ-bolomètre suit une progression croissante en matière de réduction du pas pixel et d’augmentation de taille de matrice tout en restant dans des surfaces silicium raisonnables.Cependant, cette réduction du pas accroit fortement les contraintes au niveau de l’architecture du circuit de lecture. Aujourd'hui il est nécessaire d'évaluer notre architecture circuit avec ces nouvelles contraintes puis probablement de la faire évoluer. Cette évolution passera vraisemblablement par une adaptation de l'architecture et par une réduction du nœud technologique utilisé. Le stage se décomposera en plusieurs parties: Compréhension de l’architecture de nos circuits de lecture. L'objectif est d'en comprendre les points déterminants à l'atteinte des performances. Porter les schéma de l'architecture circuit dans une technologie plus résolue. Réaliser les simulations Typique et Corner. Déterminer les limitations et orienter vers une adaptation de l'architecture si nécessaire. Evaluer l'intérêt de la réduction du nœud technologique pour notre architecture. Le stagiaire sera amené à travailler essentiellement sous Cadence puis à utiliser notre environnement de simulation ELDO. Pas de sujet de thèse associé à ce sujet. Profil recherché Vous êtes étudiant en 3ème année d'école d'ingénieur en électronique. Vous avez des connaissances dans l'utilisation de l’outil Virtuoso de Cadence ainsi que des notions de simulation électronique Vous savez travailler en autonomie et avez un bon relationnel.

Présenté par

Expérience

Débutant

Thématique

Ingénierie / R&D

Localisation du poste

Isère (38)

Nombre de poste à pourvoir

1

Type d'emploi proposé

CDI

Temps de travail

Temps plein

de ce partenaire Autres offres